虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

高速<b>数字设计</b>

  • 基于FPGA的高速FIR数字滤波器设计.rar

    本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的性能要求选择窗函数、确定系数,在算法上为了满足数字滤波器的要求,对系数放大512倍并取整,并用Matlab对数字滤波器原理进行了证明。同时简述了EDA技术和FPGA设计流程。 其次,论文说明了FIR数字滤波器模块的划分,并用Verilog语言在Modelsim环境下进行了功能测试。对于数字滤波器系数中的-1,-2,4这些简单的系数乘法直接进行移位和取反,可以极大的节省资源和优化设计。而对普通系数乘法采用4-BANT(4bits-at-a-time)的并行算法,用加法累加快速实现了乘积的运算;另外,在本设计进行部分积累加时,采用舍取冗余位,主要是根据设计时已对系数进行了放大,而输出时又要将结果相应的缩小,所以在累加时,提前对部分积缩小,从而减少了运算量,从时间和资源上都得到了优化。 论文的最后分别用Modelsim和Quartus II进行了FIR数字滤波器的前仿真和后仿真,将仿真的结果和Matlab中原理验证时得到的理想值进行了比较,并对所产生的误差进行了分析。仿真结果表明:本16阶FIR数字滤波器设计能够实现截止频率为1MHz的低通滤波,并且工作频率可达150MHz以上。

    标签: FPGA FIR 数字

    上传时间: 2013-05-24

    上传用户:qiaoyue

  • 高速数字设计中文版.rar

    高速数字设计中的圣经,也叫黑魔书。 这本书是专门为电路设计工程师写的它主要描述了模拟电路原理在高速数字电路设计中的分析应用。它告诉了大家在高速数字电路设计中遇到这些问题应该怎么去解决。他详细分析了这些问题产生的原因和过程。

    标签: 高速数字

    上传时间: 2013-04-24

    上传用户:lht618

  • 基于FPGA的高速FIR数字滤波器设计

    本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的性能要求选择窗函数、确定系数,在算法上为了满足数字滤波器的要求,对系数放大512倍并取整,并用Matlab对数字滤波器原理进行了证明。同时简述了EDA技术和FPGA设计流程。 其次,论文说明了FIR数字滤波器模块的划分,并用Verilog语言在Modelsim环境下进行了功能测试。对于数字滤波器系数中的-1,-2,4这些简单的系数乘法直接进行移位和取反,可以极大的节省资源和优化设计。而对普通系数乘法采用4-BANT(4bits-at-a-time)的并行算法,用加法累加快速实现了乘积的运算;另外,在本设计进行部分积累加时,采用舍取冗余位,主要是根据设计时已对系数进行了放大,而输出时又要将结果相应的缩小,所以在累加时,提前对部分积缩小,从而减少了运算量,从时间和资源上都得到了优化。 论文的最后分别用Modelsim和Quartus II进行了FIR数字滤波器的前仿真和后仿真,将仿真的结果和Matlab中原理验证时得到的理想值进行了比较,并对所产生的误差进行了分析。仿真结果表明:本16阶FIR数字滤波器设计能够实现截止频率为1MHz的低通滤波,并且工作频率可达150MHz以上。

    标签: FPGA FIR 数字 滤波器设计

    上传时间: 2013-07-15

    上传用户:lanwei

  • 高速数字设计(完整版)

    高速数字设计及信号完整性分析是从事硬件设计必读之物。

    标签: 高速数字

    上传时间: 2013-05-26

    上传用户:熊少锋

  • 高速数字设计和信号完整性分析

    高速数字设计和信号完整性分析,包括电源的设计,电平抖动抑制,bulk电容等介绍

    标签: 高速数字 信号完整性

    上传时间: 2013-10-27

    上传用户:shanxiliuxu

  • 高速数字设计_英文版

    《高速数字设计》是高速数字电路设计从入门到精通的最佳参考书之一,在信号完整性和EMC领域是公认的最有价值的教材之一。作者在书中侧重于基础理论,简化了复杂的数学理论推导,其分析过程详细且通俗易懂,涵盖了信号完整性中许多非常有价值的基本概念,讨论了许多其他资料中较少涉及的测试方法,如电路走线的分布电感和电容,这是非常实用和有价值的。当然,《高速数字设计》不可能面面俱到,然而书中向我们展示的分析问题和解决问题的方法却对解决实际问题大有裨益。

    标签: 高速数字 英文

    上传时间: 2013-11-17

    上传用户:540750247

  • si三部经典 1.蓝宝书 数字信号完整性和建模 2.红宝书 高速数字系统设计 3.黑宝书 高速数字设计

    si三部经典 1.蓝宝书 数字信号完整性和建模 2.红宝书 高速数字系统设计 3.黑宝书 高速数字设计

    标签: 高速数字 数字 信号完整性 建模

    上传时间: 2013-12-18

    上传用户:xfbs821

  • 本文用VHDL在CPLD器件上实现一种8 b数字频率计测频系统

    本文用VHDL在CPLD器件上实现一种8 b数字频率计测频系统,能够用十进制数码显示被测信号的频率,不仅能够测量正弦波、方波和三角波等信号的频率,而且还能对其他多种物理量进行测量。具有体积小、可靠性高、功耗低的特点。

    标签: VHDL CPLD 器件 数字频率计

    上传时间: 2013-12-18

    上传用户:sy_jiadeyi

  • 设计内容:设计B/S模式的网络聊天室

    设计内容:设计B/S模式的网络聊天室,客户端使用浏览器和服务器端java应用程序进行通信。

    标签: 模式 网络

    上传时间: 2017-01-30

    上传用户:redmoons

  • 高速数字设计(电子工业出版社)

    高速数字设计相关资料(电子工业出版社)

    标签: 高速数字设计

    上传时间: 2022-01-02

    上传用户: